74HC573

74HC573

硅栅CMOS器件
74HC573是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS器件。74HC573跟LS/AL573的管脚一样。器件的输入是和标准CMOS输出兼容的,加上拉电阻他们能和LS/ALSTTL输出兼容。[1]
  • 中文名:74HC573
  • 外文名:LATCH
  • 类别:高性能硅门CMOS[span]器件
  • 输入电流:1.0uA
  • 工作电压范围:2.0V~6.0V

含义

74HC573包含八路3态输出的非反转透明锁存器,是一种高性能栅CMOS器件。

SL74HC573跟LS/AL573的管脚一样。器件的输入是和标准CMOS输出兼容的,加上拉电阻他们能和LS/ALSTTL输出兼容。.

锁存器

输入是和标准CMOS输出兼容的;加上拉电阻,他们能和LS/ALSTTL输出兼容。

当锁存使能端LE为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。

×u36755X出能直接接到CMOS,NMOS和TTL接口上

×u25805X作电压范围:2.0V~6.0V

×u20302X输入电流:1.0uA

×CMOS器件的高噪声抵抗特性

·三态总线驱动输出

·置数全并行存取

·缓冲控制输入

·使能输入有改善抗扰度的滞后作用

原理说明

M54HC563/74HC563/M54HC573/74HC573的八个锁存器都是透明的D型锁存器,当使能(G)为高时,Q输出将随数据(D)输入而变。当使能为低时,输出将锁存在已建立的数据电平上。输出控制不影响锁存器的内部工作,即老数据可以保持,甚至当输出被关闭时,新的数据也可以置入。这种电路可以驱动大电容或低阻抗负载,可以直接与系统总线接口并驱动总线,而不需要外接口。特别适用于缓冲寄存器,I/O通道,双向总线驱动器和工作寄存器。

数据锁存

当输入的数据消失时,在芯片的输出端,数据仍然保持;这个概念在并行数据扩展中经常使用到。

OE—

1

20

—Vcc

D0—

2

19

—Q0

D1—

3

18

—Q1

D2—

4

17

—Q2

D3—

5

16

—Q3

D4—

6

15

—Q4

D5—

7

14

—Q5

D6—

8

13

—Q6

D7—

9

12

—Q7

GND—

10

11

—LE

OEˉ

LE

D

Q

L

H

H

H

L

H

L

L

L

L

X

Q0

H

X

X

Z

1脚三态允许控制端低电平有效

1D~8D为数据输入端

1Q~8Q为数据输出端

74HC573引脚图

LE为锁存控制端;OE为使能端。

相关词条

相关搜索

其它词条