模拟電路與數字電路

模拟電路與數字電路

普通高等教育“十一五”國家級規劃教材
本書為普通高等教育“十一五”國家級規劃教材。 本書主要介紹模拟電路和數字電路基本理論,全書内容分為四個部分,共13章。第一部分為第1章緒論,介紹電子電路相關基本概念;第二部分為模拟電路,包括第2~7章,内容為:半導體器件基礎、放大電路基礎、反饋放大電路、集成運算放大電路、正弦振蕩電路和直流電源;第三部分為數字電路,包括第3~13章,内容為:數字邏輯基礎、組合邏輯電路、時序邏輯電路引論、時序邏輯電路的分析和設計、存儲器和可編程邏輯器件和脈沖信号的産生與整形;第四部分為附錄A~ E,内容包括:國産半導體分立器件和集成電路型号命名方法、電子電路教學常用EDA軟件簡介、集成電路基礎知識、習題參考解答和常見電子電路術語中英文對照。 本書注重基本概念、基本原理與基本計算的介紹,力求叙述簡明扼要,通俗易懂,圖形符号均采用了新國标,可以作為普通高等院校非電類各專業、電氣信息類計算機專業及其他相近專業的電子技術基礎課程教材,也可供有關工程技術人員參考。
    書名:模拟電路與數字電路(第2版 别名: 作者:林捷 楊緒業 郭小娟 類别: 原作品: 譯者: 出版社:人民郵電出版社 頁數:309 定價:35.00 元 開本:16 裝幀: ISBN:978-7-115-24720-9 中文名:《模拟電路與數字電路》 價格:¥ 35.00 語種:簡體中文 品牌:電子工業出版社 出版日期:2011年5月1日 其他:叢書名: 21世紀高等院校信息與通信工程規劃教材

簡介

《模拟電路與數字電路(第3版)/普通高等教育“十一五”國家級規劃教材·電子信息類精品教材》為普通高等教育“十一五”國家級規劃教材;2009年普通高等教育國家精品教材;2013年入選“十二五”江蘇省高等學校重點教材。

本書目錄

上篇模拟部分

第1章半導體器件1

1.1半導體基礎知識1

半導體器件(semiconductor device)通常,這些半導體材料是矽、鍺或砷化镓,可用作整流器、振蕩器、發光器、放大器、測光器等器材。為了與集成電路相區别,有時也稱為分立器件。

絕大部分二端器件(即晶體二極管)的基本結構是一個PN結。利用不同的半導體材料、采用不同的工藝和幾何結構,已研制出種類繁多、功能用途各異的多種晶體二極,可用來産生、控制、接收、變換、放大信 号和進行能量轉換。晶體二極管的頻率複蓋範圍可從低頻、高頻、微波、毫米波、紅外直至光波。三端器件一 般是有源器件,典型代表是各種晶體管(又稱晶體三極管)。晶體管又可以分為雙極型晶體管和場效應晶體管兩 類。根據用途的不同,晶體管可分為功率晶體管微波晶體管和低噪聲晶體管。

除了作為放大、振蕩、開關用的 一般晶體管外,還有一些特殊用途的晶體管,如光晶體管、磁敏晶體管,場效應傳感器等。這些器件既能把一些 環境因素的信息轉換為電信号,又有一般晶體管的放大作用得到較大的輸出信号。此外,還有一些特殊器件,如單結晶體管可用于産生鋸齒波,可控矽可用于各種大電流的控制電路,電荷耦合器件可用作攝橡器件或信息存 儲器件等。

在通信和雷達等軍事裝備中,主要靠高靈敏度、低噪聲的半導體接收器件接收微弱信号。随着微波 通信技術的迅速發展,微波半導件低噪聲器件發展很快,工作頻率不斷提高,而噪聲系數不斷下降。微波半導體 器件由于性能優異、體積小、重量輕和功耗低等特性,在防空反導、電子戰、C(U3)I等系統中已得到廣泛的應用 。

1.1.1本征半導體1

本征半導體(intrinsic semiconductor)

完全不含雜質且無晶格缺陷的純淨半導體稱為本征半導體。實際半導體不能絕對地純淨,本征半導體一般是指導電主要由材料的本征激發決定的純淨半導體。更通俗地講,完全純淨的半導體稱為本征半導體或I型半導體。矽和鍺都是四價元素,其原子核最外層有四個價電子。它們都是由同一種原子構成的“單晶體”,屬于本征半導體。

在絕對零度溫度下,半導體的價帶(valence band)是滿帶(見能帶理論),受到光電注入或熱激發後,價帶中的部分電子會越過禁帶(forbidden band/band gap)進入能量較高的空帶,空帶中存在電子後成為導帶(conduction band),價帶中缺少一個電子後形成一個帶正電的空位,稱為空穴(hole),導帶中的電子和價帶中的空穴合稱為電子-空穴對。上述産生的電子和空穴均能自由移動,成為自由載流子(free carrier),它們在外電場作用下産生定向運動而形成宏觀電流,分别稱為電子導電和空穴導電。

這種由于電子-空穴對的産生而形成的混合型導電稱為本征導電。導帶中的電子會落入空穴,使電子-空穴對消失,稱為複合(recombination)。複合時産生的能量以電磁輻射(發射光子photon)或晶格熱振動(發射聲子phonon)的形式釋放。在一定溫度下,電子-空穴對的産生和複合同時存在并達到動态平衡,此時本征半導體具有一定的載流子濃度,從而具有一定的電導率。

加熱或光照會使半導體發生熱激發或光激發,從而産生更多的電子-空穴對,這時載流子濃度增加,電導率增加。半導體熱敏電阻和光敏電阻等半導體器件就是根據此原理制成的。常溫下本征半導體的電導率較小,載流子濃度對溫度變化敏感,所以很難對半導體特性進行控制,因此實際應用不多。

本征半導體特點:電子濃度=空穴濃度

缺點:載流子少,導電性差,溫度穩定性差!

1.1.2本征激發和兩種載流子2

1.1.3雜質半導體2

定義

在本征半導體中摻入某些微量元素作為雜質,可使半導體的導電性發生顯着變化。摻入的雜質主要是三價或五價元素。摻入雜質的本征半導體稱為雜質半導體。制備雜質半導體時一般按百萬分之一數量級的比例在本征半導體中摻雜。

基本原理

半導體中的雜質對電導率的影響非常大,本征半導體經過摻雜就形成雜質半導體,一般可分為N型半導體和P型半導體。

半導體中摻入微量雜質時,雜質原子附近的周期勢場受到幹擾并形成附加的束縛狀态,在禁帶中産生附加的雜質能級。能提供電子載流子的雜質稱為施主(Donor)雜質,相應能級稱為施主能級,位于禁帶上方靠近導帶底附近。例如四價元素鍺或矽晶體中摻入五價元素磷、砷、銻等雜質原子時,雜質原子作為晶格的一分子,其五個價電子中有四個與周圍的鍺(或矽)原子形成共價鍵,多馀的一個電子被束縛于雜質原子附近,産生類氫淺能級—施主能級。

施主能級上的電子躍遷到導帶所需能量比從價帶激發到導帶所需能量小得多,很易激發到導帶成為電子載流子,因此對于摻入施主雜質的半導體,導電載流子主要是被激發到導帶中的電子,屬電子導電型,稱為N型半導體。由于半導體中總是存在本征激發的電子空穴對,所以在n型半導體中電子是多數載流子,空穴是少數載流子。

相應地,能提供空穴載流子的雜質稱為受主(Acceptor)雜質,相應能級稱為受主能級,位于禁帶下方靠近價帶頂附近。例如在鍺或矽晶體中摻入微量三價元素硼、鋁、镓等雜質原子時,雜質原子與周圍四個鍺(或矽)原子形成共價結合時尚缺少一個電子,因而存在一個空位,與此空位相應的能量狀态就是受主能級。

由于受主能級靠近價帶頂,價帶中的電子很容易激發到受主能級上填補這個空位,使受主雜質原子成為負電中心。同時價帶中由于電離出一個電子而留下一個空位,形成自由的空穴載流子,這一過程所需電離能比本征半導體情形下産生電子空穴對要小得多。因此這時空穴是多數載流子,雜質半導體主要靠空穴導電,即空穴導電型,稱為p型半導體。在P型半導體中空穴是多數載流子,電子是少數載流子。在半導體器件的各種效應中,少數載流子常扮演重要角色。

1.1.4PN結4

PN結(PN junction)。采用不同的摻雜工藝,通過擴散作用,将P型半導體與N型半導體制作在同一塊半導體(通常是矽或鍺)基片上,在它們的交界面就形成空間電荷區稱PN結。PN結具有單向導電性。P是positive的縮寫,N是negative的縮寫,表明正荷子與負荷子起作用的特點。

一塊單晶半導體中 ,一部分摻有受主雜質是P型半導體,另一部分摻有施主雜質是N型半導體時 ,P 型半導體和N型半導體的交界面附近的過渡區稱為PN結。PN結有同質結和異質結兩種。用同一種半導體材料制成的 PN 結叫同質結 ,由禁帶寬度不同的兩種半導體材料制成的PN結叫異質結。

1.2二極管7

二極管又稱晶體二極管,簡稱二極管(diode),另外,還有早期的真空電子二極管;它是一種具有單向傳導電流的電子器件。在半導體二極管内部有一個PN結兩個引線端子,這種電子器件按照外加電壓的方向,具備單向電流的轉導性。一般來講,晶體二極管是一個由p型半導體和n型半導體燒結形成的p-n結界面。

在其界面的兩側形成空間電荷層,構成自建電場。當外加電壓等于零時,由于p-n 結兩邊載流子的濃度差引起擴散電流和由自建電場引起的漂移電流相等而處于電平衡狀态,這也是常态下的二極管特性。

1.2.1二極管的幾種常見結構7

1.2.2二極管的伏-安特性7

1.2.3二極管的主要參數8

1.2.4二極管極性的簡易判别法8

1.2.5二極管的等效電路9

*1.3二極管的基本應用電路9

1.3.1二極管整流電路9

1.3.2橋式整流電路10

1.3.3倍壓整流電路11

1.3.4限幅電路12

1.3.5與門電路12

*1.4穩壓管13

穩壓二極管(又叫齊納二極管),此二極管是一種直到臨界反向擊穿電壓前都具有很高電阻的半導體器件。

1.4.1穩壓管的結構和特性曲線13

1.4.2穩壓管的主要參數14

1.5其他類型的二極管15

1.5.1發光二極管15

1.5.2光電二極管16

1.6三極管16

半導體三極管又稱“晶體三極管”或“晶體管”。在半導體鍺或矽的單晶上制備兩個能相互影響的PN結,組成一個PNP(或NPN)結構。中間的N區(或P區)叫基區,兩邊的區域叫發射區和集電區,這三部分各有一條電極引線,分别叫基極B、發射極E和集電極C,是能起放大、振蕩或開關等作用的半導體電子器件。

1.6.1三極管的結構及類型16

1.6.2三極管的電流放大作用17

1.6.3三極管的共射特性曲線19

1.6.4三極管的主要參數21

1.7場效應管23

場效應晶體管(Field Effect Transistor縮寫(FET))簡稱場效應管。由多數載流子參與導電,也稱為單極型晶體管。它屬于電壓控制型半導體器件。具有輸入電阻高(10^8~10^9Ω)、噪聲小、功耗低、動态範圍大、易于集成、沒有二次擊穿現象、安全工作區域寬等優點,現已成為雙極型晶體管和功率晶體管的強大競争者。

1.7.1結型場效應管的類型和構造23

1.7.2絕緣栅型場效應管的類型和構造26

1.7.3場效應管的主要參數30

本章小結31

習題31

第2章基本放大電路34

2.1共發射極放大電路34

2.1.1電路的組成34

2.1.2放大電路的直流通路和交流通路35

2.1.3共發射極電路圖解分析法35

2.1.4微變等效電路分析法39

2.2放大電路的分析44

2.2.1穩定工作點的必要性44

2.2.2工作點穩定的典型電路44

2.2.3複合管放大電路47

2.3共集電極電壓放大器48

2.4共基極電壓放大器50

2.5多級放大器51

2.5.1阻容耦合電壓放大器52

*2.5.2共射-共基放大器53

2.5.3直接耦合電壓放大器55

2.6差動放大器57

2.6.1電路組成57

2.6.2靜态分析59

2.6.3動态分析59

2.6.4差動放大器輸入、輸出的4種組态61

2.7放大器的頻響特性64

2.7.1三極管高頻等效模型64

2.7.2三極管電流放大倍數的頻率響應66

2.7.3單管共射放大電路的頻響特性68

2.8場效應管基本放大電路74

2.8.1電路的組成74

2.8.2場效應管與三極管的比較77

2.9功率放大電路77

2.9.1概述77

2.9.2甲類功率放大電路78

2.9.3乙類推挽功率放大電路79

本章小結81

習題82

第3章集成運算放大器89

3.1概述89

集成運算放大器(Integrated Operational Amplifier)簡稱集成運放,是由多級直接耦合放大電路組成的高增益模拟集成電路。它的增益高(可達60~180dB),輸入電阻大(幾十千歐至百萬兆歐),輸出電阻低(幾十歐),共模抑制比高(60~170dB),失調與飄移小,而且還具有輸入電壓為零時輸出電壓亦為零的特點,适用于正,負兩種極性信号的輸入和輸出。

模拟集成電路一般是由一塊厚約0.2~0.25mm的P型矽片制成,這種矽片是集成電路的基片。基片上可以做出包含有數十個或更多的BJT或FET、電阻和連接導線的電路。

運算放大器除具有+、-輸入端和輸出端外,還有+、-電源供電端、外接補償電路端、調零端、相位補償端、公共接地端及其他附加端等。它的閉環放大倍數取決于外接反饋電阻,這給使用帶來很大方便。

3.1.1集成運放電路的特點89

3.1.2集成運放電路的組成框圖89

3.2電流源電路90

3.2.1基本電流源電路91

*3.2.2以電流源為有源負載的放大器92

3.3集成運放原理電路和理想運放的參數92

3.3.1集成運放原理電路分析92

3.3.2集成運放的主要參數93

3.4理想集成運放的參數和工作區94

3.4.1理想運放的性能指标95

3.4.2理想運放在不同工作區的特征95

3.5基本運算電路96

3.5.1比例運算電路97

3.5.2加減運算電路100

3.5.3積分和微分運算電路103

3.5.4對數和指數(反對數)運算電路104

本章小結105

習題106

第4章正弦波振蕩電路111

4.1概述111

4.2正弦波振蕩電路的基本原理111

4.2.1正弦波振蕩電路的振蕩條件111

4.2.2振蕩電路的基本組成、分類及分析方法113

4.3LC振蕩電路113

4.3.1互感耦合振蕩電路114

4.3.2三點式振蕩電路114

4.4RC振蕩電路116

4.4.1RC相移振蕩電路116

4.4.2文氏橋振蕩電路117

4.5石英晶體振蕩電路118

本章小結120

習題121

下篇數字部分

第5章數字邏輯基礎122

用數字信号完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由于它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數字電路由半導體工藝制成的若幹數字集成器件構造而成。邏輯門是數字邏輯電路的基本單元。存儲器是用來存儲二值數據的數字電路。從整體上看,數字電路可以分為組合邏輯電路和時序邏輯電路兩大類。

5.1數制與BCD碼122

5.1.1數制122

5.1.2幾種簡單的編碼125

5.2邏輯代數基礎126

邏輯運算又稱布爾運算布爾用數學方法研究邏輯問題,成功地建立了邏輯演算。他用等式表示判斷,把推理看作等式的變換。這種變換的有效性不依賴人們對符号的解釋,隻依賴于符号的組合規律 。

這一邏輯理論人們常稱它為布爾代數。20世紀30年代,邏輯代數在電路系統上獲得應用,随後,由于電子技術與計算機的發展,出現各種複雜的大系統,它們的變換規律也遵守布爾所揭示的規律。邏輯運算 (logical operators) 通常用來測試真假值。最常見到的邏輯運算就是循環的處理,用來判斷是否該離開循環或繼續執行循環内的指令。

5.2.1與運算126

5.2.2或運算127

5.2.3非運算128

5.2.4複合運算129

5.2.5正邏輯和負邏輯130

5.3邏輯代數的基本關系式和常用公式131

5.3.1邏輯代數的基本關系式131

5.3.2基本定律132

5.3.3常用的公式133

5.3.4基本定理134

5.4邏輯函數的表示方法135

5.4.1邏輯函數的表示方法135

5.4.2邏輯函數的真值表表示法135

5.4.3邏輯函數式136

5.4.4邏輯圖138

5.4.5工作波形圖138

5.5邏輯函數式的化簡139

5.5.1公式化簡法139

5.5.2邏輯函數的卡諾圖化簡法140

5.5.3具有無關項的邏輯函數的化簡145

5.6研究邏輯函數的兩類問題146

5.6.1給定電路分析功能146

5.6.2給定邏輯問題設計電路148

本章小結150

習題151

第6章門電路154

6.1概述154

是在集成電路(Integrated Circuit)上的基本組件。簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信号的高低電平在通過它們之後産生高電平或者低電平的信号。高、低電平可以分别代表邏輯上的“真”與“假”或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括“與”門,“或”門,“非”門,“異或”門(Exclusive OR gate)(也稱:互斥或)等等。邏輯門可以組合使用實現更為複雜的邏輯運算。

6.2分立元件門電路155

6.2.1二極管與門電路155

6.2.2二極管或門電路156

6.2.3三極管非門電路156

6.3TTL集成門電路158

6.3.1TTL非門電路158

6.3.2TTL與非門及或非門電路161

6.3.3集電極開路的門電路163

6.3.4三态門電路165

6.4CMOS門電路168

6.4.1CMOS反相器電路的組成和工作原理168

6.4.2CMOS與非門電路的組成和工作原理169

6.4.3CMOS或非門電路的組成和工作原理169

6.4.4CMOS傳輸門電路的組成和工作原理171

6.5集成電路使用知識簡介172

6.5.1國産集成電路型号的命名法172

6.5.2集成門電路的主要技術指标172

6.5.3多馀輸入腳的處理173

6.5.4TTL與CMOS的接口電路173

第7章組合邏輯電路178

7.1概述178

組合邏輯電路是指在任何時刻,輸出狀态隻決定于同一時刻各輸入狀态的組合,而與電路以前狀态無關,而與其他時間的狀态無關。其邏輯函數如下:

Li=f(A1,A2,A3……An) (i=1,2,3…m)

其中,A1~An為輸入變量,Li為輸出變量。

組合邏輯電路的特點歸納如下:

輸入、輸出之間沒有返饋延遲通道;

電路中無記憶單元。

對于第一個邏輯表達公式或邏輯電路,其真值表可以是惟一的,但其對應的邏輯電路或邏輯表達式可能有多種實現形式,所以,一個特定的邏輯問題,其對應的真值表是惟一的,但實現它的邏輯電路是多種多樣的。在實際設計工作中,如果由于某些原因無法獲得某些門電路,可以通過變換邏輯表達式變電路,從而能使用其他器件來代替該器件。同時,為了使邏輯電路的設計更簡潔,通過各方法對邏輯表達式進行化簡是必要的。

組合電路可用一組邏輯表達式來描述。設計組合電路直就是實現邏輯表達式。要求在滿足邏輯功能和技術要求基礎上,力求使電路簡單、經濟、可靠、實現組合邏輯函數的途徑是多種多樣的,可采用基本門電路,也可采用中、大規模集成電路。其一般設計步驟為:

分析設計要求,列真值表;

進行邏輯和必要變換。得出所需要的最簡邏輯表達式;

畫邏輯圖。

7.1.1組合邏輯電路的特點178

7.1.2組合邏輯電路的分析和設計方法178

7.2常用組合邏輯電路179

7.2.1編碼器179

編碼器(encoder)是将信号(如比特流)或數據進行編制、轉換為可用以通訊、傳輸和存儲的信号形式的設備。編碼器把角位移或直線位移轉換成電信号,前者稱為碼盤,後者稱為碼尺。按照讀出方式編碼器可以分為接觸式和非接觸式兩種;按照工作原理編碼器可分為增量式和絕對式兩類。

增量式編碼器是将位移轉換成周期性的電信号,再把這個電信号轉變成計數脈沖,用脈沖的個數表示位移的大小。絕對式編碼器的每一個位置對應一個确定的數字碼,因此它的示值隻與測量的起始和終止位置有關,而與測量的中間過程無關。

編碼器可按以下方式來分類。

1、按碼盤的刻孔方式不同分類

(1)增量型:就是每轉過單位的角度就發出一個脈沖信号(也有發正馀弦信号,

然後對其進行細分,斬波出頻率更高的脈沖),通常為A相、B相、Z相輸出,A相、B相為相互延遲1/4周期的脈沖輸出,根據延遲關系可以區别正反轉,而且通過取A相、B相的上升和下降沿可以進行2或4倍頻;Z相為單圈脈沖,即每圈發出一個脈沖。

(2)絕對值型:就是對應一圈,每個基準的角度發出一個唯一與該角度對應二進制的數值,通過外部記圈器件可以進行多個位置的記錄和測量。

2、按信号的輸出類型分為:電壓輸出、集電極開路輸出、推拉互補輸出和長線驅動輸出。

3、以編碼器機械安裝形式分類

(1)有軸型:有軸型又可分為夾緊法蘭型、同步法蘭型和伺服安裝型等。

(2)軸套型:軸套型又可分為半空型、全空型和大口徑型等。

4、以編碼器工作原理可分為:光電式、磁電式和觸點電刷式

7.2.2優先編碼器181

7.2.3譯碼器185

譯碼器是組合邏輯電路的一個重要的器件,其可以分為:變量譯碼和顯示譯碼兩類。 變量譯碼一般是一種較少輸入變為較多輸出的器件,一般分為2n譯碼和8421BCD碼譯碼兩類。 顯示譯碼主要解決二進制數顯示成對應的十、或十六進制數的轉換功能,一般其可分為驅動LED和驅動LCD兩類。

譯碼是編碼的逆過程,在編碼時,每一種二進制代碼,都賦予了特定的含義,即都表示了一個确定的信号或者對象。把代碼狀态的特定含義“翻譯”出來的過程叫做譯碼,實現譯碼操作的電路稱為譯碼器。或者說,譯碼器是可以将輸入二進制代碼的狀态翻譯成輸出信号,以表示其原來含義的電路。

根據需要,輸出信号可以是脈沖,也可以是高電平或者低電平。

7.2.4顯示譯碼器189

7.2.5數據選擇器191

7.2.6加法器195

7.2.7數值比較器198

7.3組合邏輯電路中的競争-冒險現象199

7.3.1競争-冒險現象199

7.3.2競争-冒險現象的判斷方法200

本章小結201

習題202

第8章觸發器和時序邏輯電路205

8.1概述205

8.2觸發器的電路結構與工作原理205

8.2.1基本RS觸發器205

8.2.2同步RS觸發器的電路結構與工作原理208

8.2.3主從RS觸發器的電路結構與工作原理209

8.2.4由CMOS傳輸門組成的邊沿觸發器213

8.3觸發器邏輯功能的描述方法214

8.3.1RS觸發器214

8.3.2JK觸發器215

8.3.3D觸發器216

8.3.4T觸發器216

8.3.5觸發器邏輯功能的轉換217

8.4時序邏輯電路的分析方法和設計方法219

8.4.1同步時序電路的分析方法219

8.4.2異步時序邏輯電路的分析方法及舉例223

8.4.3同步時序電路的設計方法224

8.5常用的時序邏輯電路228

8.5.1寄存器和移位寄存器228

8.5.2同步計數器231

8.5.3移位寄存器型計數器244

8.6時序邏輯電路分析設計綜合例題246

本章小結248

習題249

第9章脈沖産生和整形電路253

9.1概述253

9.2555定時器的應用253

9.2.1555定時器的電路結構253

9.2.2用555定時器組成施密特觸發器255

9.2.3用555定時器組成單穩态電路256

9.2.4用555定時器組成多諧振蕩器258

9.2.5555定時器的應用電路260

9.3石英晶體多諧振蕩器262

9.4壓控振蕩器263

本章小結264

習題264

第10章數/模和模/數轉換器266

10.1概述266

10.2數/模轉換器266

10.2.1權電阻網絡D/A轉換器266

10.2.2倒T形電阻網絡D/A轉換器268

10.3模/數轉換器269

10.3.1A/D轉換器的基本組成269

10.3.2直接A/D轉換器271

10.3.3間接A/D轉換器275

10.4A/D和D/A的使用參數276

10.4.1A/D和D/A的轉換精度276

10.4.2A/D和D/A的轉換速度277

本章小結277

習題277

第11章半導體存儲器和可編程邏輯器件279

11.1半導體存儲器279

11.1.1隻讀存儲器279

11.1.2ROM的擴展及應用281

11.1.3幾種常用的ROM283

11.2可編程邏輯器件284

11.2.1PLD的連接方式及基本門電路的PLD表示法285

11.2.2可編程陣列邏輯286

11.2.3可編程通用陣列邏輯器件的基本結構288

11.2.4在系統可編程邏輯器件290

11.3可編程邏輯器件的編程296

11.3.1PLD的開發系統296

11.3.2PLD編程的一般步驟297

11.4CPLD及FPGA簡介297

11.4.1CPLD及FPGA基本結構297

11.4.2FPGA/CPLD設計流程300

相關詞條

相關搜索

其它詞條